Optimized Inter Prediction for H.264 Video codec

T. Bernatin, G. Sundari, A. Sahaya Anselin Nisha, M.S. Godwin Premi

Abstract


Transmisja wideo w wysokiej jakości jest jeden z głównych współczesnej komunikacji. Zmieniające się możliwości dostosowania się do oferowanych rozwiązań przez standardy kodeków. H.264 wymagania dotyczące kompresji wideo. W tej pracy poszukito próbę optymalizacji wzajemnego proponowania wraz z ulepszeniem prognozy wewnętrznej, aby zapewnić dostępność danych portyfikacyjnych, a tym samym poszerzoną szerokość pasma standardowego, co jest poprawne w aplikacji w aplikacji. W intrapredykcji, wygoda 9 trybów z blokami luminancji 4 * 4 wybierany jest tylko tryb predykcji DC, opłata licencyjna złożoność kodowania w kierunku optymalnego wykorzystania logiki w celu obsługi typowej płytki FPGA do implementacji sprzętowej. Najbardziej najbardziej zaawansowany,Przewidywaniesystemowe jest przeprowadzane z zastosowaniem efektywnie bloków M9K z odpowiednią synchronizacją taktowania w celu opóźnienia operacji kodowania. Układ eksperymentalny składający się z dwóch płytek Altera DE2-115 połączonych kablem Ethernet zademonstrował transmisję wideo. Te analityczne etapy predykcji intra i predykcji pośredniej spowodowały poprawę poprawy kompresji wideo przy dobrej jakości subiektywnej i zwiększonej kompresji wideo.

Full Text:

PDF

References


Bernatin.T ,Sundari.G, “ Video compression based on Hybrid transform and quantization with Huffman coding for video codec”, International conference on control, instrumentation, communication and computational technologies (ICCICCT), pp 476-480,2014,IEEE.

The Evolution of H.264 From Codec to System Architecture, White Paper , VBrick Systems, December, 2010

Arun Kumar Pradhan, Lalit Kumar Kanoje and BiswaRanjan Swain, “FPGA based High Performance CAVLC Implementation for H.264 Video Coding” International Journal of Computer Applications (0975 – 8887) Volume69– No.10.2013

Teng Wang, Chih-Kuang Chen, Qi-Hua Yang and Xin-An Wang “FPGA Implementation and Verification System of H.264/AVC Encoder for HDTV Applications”, Advances in CSIE, Springer-Verlag Berlin Heidelberg, Vol. 2, AISC 169, pp. 345-352,2012

https://doi.org/10.1007/978-3-642-30223-7_54

Gwo-Long Li et al. , “135-MHz258-K gates VLSI design for all-intra H.264/AVC scalable video encoder”, IEEE Trans. Very Large Scale Integr.(VLSI) Syst., Vol. 21, No. 4, pp. 636-647, 2013.

Kuo, H.-C., Wu, L.-C., Huang, H.-T., Hsu, S.-T. and Lin, Y.-L. , “A low power high-performance H.264/AVC intra-frame encoder for 1080pHD video”, IEEE Trans. Very Large Scale Integr. (VLSI) Syst., Vol. 19, No. 6, pp. 925-938,2013.

K. Reuze, W. Hamidouche, P. Philippe and O. Deforges, (2019) "Dynamic Lists for Efficient Coding of Intra Prediction Modes in the Future Video Coding Standard," 2019 Data Compression Conference (DCC), Snowbird, UT, USA, 2019, pp. 601-601, doi: 10.1109/DCC.2019.00113


Refbacks

  • There are currently no refbacks.


International Journal of Electronics and Telecommunications
is a periodical of Electronics and Telecommunications Committee
of Polish Academy of Sciences

eISSN: 2300-1933